English
| 正體中文 |
简体中文
|
全文筆數/總筆數 : 2928/5721 (51%)
造訪人次 : 374131 線上人數 : 716
RC Version 6.0 © Powered By DSPACE, MIT. Enhanced by
NTU Library IR team.
搜尋範圍
全部NCUTIR
電資學院
電子工程系(所)
--【電子工程系所】博碩士論文
查詢小技巧:
您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
進階搜尋
主頁
‧
登入
‧
上傳
‧
說明
‧
關於NCUTIR
‧
管理
勤益科大機構典藏
>
電資學院
>
電子工程系(所)
>
【電子工程系所】博碩士論文
>
Item 987654321/5013
資料載入中.....
書目資料匯出
Endnote RIS 格式資料匯出
Bibtex 格式資料匯出
引文資訊
資料載入中.....
資料載入中.....
請使用永久網址來引用或連結此文件:
http://ir.lib.ncut.edu.tw/handle/987654321/5013
題名:
高性能二進制符號數字加法器設計
作者:
曾于豪
謝韶徽
貢獻者:
電子工程系
關鍵詞:
雙軌編碼檢查器
平行運算
自我修復
雙軌編碼
二進制符號數字
日期:
2012
上傳時間:
2013-08-05 14:37:29 (UTC+8)
出版者:
台中;國立勤益科技大學
摘要:
二進制符號數字(Binary Signed-Digit, BSD)數目表示法加法器具有無進位(Carry-Free)加法之特性,利用此特點能用來設計平行運算或高速運算電路。而二進制符號數字數目表示法加法器整體架構主要可分為三個部份,分別為二進制至二進制符號數字轉換、二進制符號數字運算單元以及二進制符號數字至二進制轉換。在分別將各部分逐一設計與實現中,發現二進制至二進制符號數字轉換可由常數時間內完成;此外,在二進制符號數字至二進制轉換的過程中,電路的特性將影響整體架構主要的效能。
本文提出一個完整的二進制符號數字(Binary Signed-Digit, BSD)加法器架構,並且設計擁有自我檢查(Self-Checking)與簡易的自我修復(Self-Repair)的功能,此電路架構能在正常的運作之下,能即時偵測任何電路上的單一固著錯誤,並加以修復。在自我檢查、修復方面,所使用的檢查器為樹狀架構的雙軌編碼檢查器(Two-Rail Code Checker, TRC),此架構較一般非樹狀的檢查器來的簡易,適合應用在本研究的電路架構中。此設計經由TSMC 0.18μm製程技術的模擬、分析以及晶片的實現,証實了本篇所提出的電路架構能有效降低電晶體的數量、進位傳遞所造成的延遲以及消耗功率,提升了此二進制符號數字加法器整體電路的效能。由於電路上設計了自我檢查與自我修復的功能架構,因此也提高了電路的可靠度。
顯示於類別:
[電子工程系(所)] 【電子工程系所】博碩士論文
文件中的檔案:
沒有與此文件相關的檔案.
檢視Licence
在NCUTIR中所有的資料項目都受到原著作權保護.
DSpace Software
Copyright © 2002-2004
MIT
&
Hewlett-Packard
/
Enhanced by
NTU Library IR team
Copyright ©
-
回饋