English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 2928/5721 (51%)
造訪人次 : 374191      線上人數 : 777
RC Version 6.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncut.edu.tw/handle/987654321/2293


    題名: 具驅動輸出能力之高性能全加器設計
    High-Performance Full Adders with Driving-Output Ability
    作者: 董秋溝;謝韶徽;黃國興;吳麗容
    貢獻者: 電子工程系
    Department of Electronic Engineering
    關鍵詞: 全加器;進位傳遞延遲;加法器設計;通傳電晶體邏輯
    日期: 2003-07
    上傳時間: 2008-12-23 10:26:20 (UTC+8)
    出版者: 勤益科技大學
    摘要: 全加器在數位信號處理器與微處理器的設計上是很重要的元件。在本文中提出一新技術架構以建立一系列共16種新的具驅動輸出能力之全加器,這些新設計的全加器比傳統CMOS全加器[1]及Zhuang-Wu [2]所提出的全加器使用較少的電晶體數,而且有7種新的設計與Zhuang- Wu之電路比較起來具有更好的運算速度,其中最佳的設計更可節省22%的傳遞延遲時間。
    關聯: 勤益學報 21(1) p.107-115
    顯示於類別:[勤益科技大學] 勤益學報

    文件中的檔案:

    檔案 大小格式瀏覽次數
    0KbUnknown1505檢視/開啟


    在NCUTIR中所有的資料項目都受到原著作權保護.


    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 回饋