English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 2928/5721 (51%)
造訪人次 : 374079      線上人數 : 665
RC Version 6.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncut.edu.tw/handle/987654321/4930


    題名: 基於雙軌編碼之完全自我檢查進位選擇加法器設計
    作者: 李明恩
    謝韶徽
    貢獻者: 電子工程系
    關鍵詞: 雙軌編碼
    自我檢查電路
    進位選擇加法器
    雙軌檢查器
    日期: 2010-07
    上傳時間: 2013-08-02 14:51:39 (UTC+8)
    出版者: 台中;國立勤益科技大學
    摘要: 本文提出一個擁有完全自我檢查功能的進位選擇加法器架構,此架構能夠在正常運作時即時的偵測任何電路上的單一固著錯誤,所提出的電路不單擁有自我檢查的功能,還能有效的減少電晶體的使用量,並且由TSMC 0.18μm製程技術的模擬以及晶片的實現證實本篇論文所提出的電路架構擁有高可靠度。
    在32-bit時本文所使用的電晶體數不但比傳統的進位選擇加法器少,甚至還比[7]減少將近35.85%。本篇另一優點就是對於任何位元數的加法器皆可以使用本文所提出的架構為基礎而組合,而且所設計出來的電路皆擁有自我檢查的功能。並且本文所使用的檢查器為非樹狀的架構,所以對於高位元的電路架構並不會有延遲時間過大的問題,較一般樹狀架構的檢查器更適合應用於高位元的電路架構上。
    顯示於類別:[電子工程系(所)] 【電子工程系所】博碩士論文

    文件中的檔案:

    檔案 描述 大小格式瀏覽次數
    基於雙軌編碼之完全自我檢查進位選擇加法器設計.pdf5074KbAdobe PDF1621檢視/開啟


    在NCUTIR中所有的資料項目都受到原著作權保護.


    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 回饋