勤益科大機構典藏:Item 987654321/2326
English  |  正體中文  |  简体中文  |  全文笔数/总笔数 : 2928/5721 (51%)
造访人次 : 375228      在线人数 : 785
RC Version 6.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜寻范围 查询小技巧:
  • 您可在西文检索词汇前后加上"双引号",以获取较精准的检索结果
  • 若欲以作者姓名搜寻,建议至进阶搜寻限定作者字段,可获得较完整数据
  • 进阶搜寻


    jsp.display-item.identifier=請使用永久網址來引用或連結此文件: http://ir.lib.ncut.edu.tw/handle/987654321/2326


    题名: 進位選擇加法器之設計
    作者: 謝韶徽;董秋溝;李文益
    贡献者: 電子工程系
    Department of Electronic Engineering
    关键词: 進位選擇加法器;計算機算術;加法器設計;算術電路設計
    日期: 2003-12
    上传时间: 2008-12-23 10:26:50 (UTC+8)
    出版者: 勤益科技大學
    摘要: 進位選擇加法器 (Carry Select Adder; CSA)最初的設計是為了可以執行高速加法運算,但是其代價為所使用的電路面積太大,所以,在之後的CSA設計大多是討論如何減少CSA電路的面積為主。CSA可由雙漣波進位加法器 (Ripple Carry Adder; RCA)的電路結構所組成,清華大學張慶元教授[2]提出以一個漣波進位加法器與一個「加1(Add One)電路」的電路結構取代。在本文中,提出一種新的加1電路及多工器的結構,使得CSA在電路面積上可以大幅減少;以64位元加法器而言,使用UMC 0.5um之製程技術,經由實驗結果得知:本文提出之改良式進位選擇加法器結構較之前的進位選擇加法器結構較之前的進位選擇加法器在電晶體個數上少了將近13.74%至27.17%,而延遲時間則有2.34%至22.33%獲益。
    關聯: 勤益學報 21(2) p.179-187
    显示于类别:[勤益科技大學] 勤益學報

    文件中的档案:

    档案 描述 大小格式浏览次数
    進位選擇加法器之設計.pdf335KbAdobe PDF20308检视/开启


    在NCUTIR中所有的数据项都受到原著作权保护.


    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 回馈